Seite drucken
Abbildung ggf. ähnlich. Alle Angaben ohne Gewähr. Ausschlaggebend sind die Produktinformationen des Herstellers.
HerstellerMICRON
HerstellerteilenummerMT46H32M16LFBF-5 IT:C
Bestellnummer3530758
Technisches Datenblatt
1 851 auf Lager
Ihr Bedarf geht darüber hinaus?
EXPRESS-Lieferung in 1–2 Arbeitstagen
Bestellung vor 17:00
KOSTENLOSE Standardlieferung
für Bestellungen ab € 0,00
Genaue Lieferzeiten werden an der Kasse berechnet
| Menge | |
|---|---|
| 1+ | € 4,780 |
| 10+ | € 4,460 |
| 25+ | € 4,320 |
| 50+ | € 4,220 |
| 100+ | € 4,120 |
| 250+ | € 3,990 |
| 500+ | € 3,890 |
Preiseinheit:Stück
Minimum: 1
Mehrere: 1
€ 4,78 (ohne MwSt.)
Hinweis zur Position hinzufügen
Nur für diese Bestellung zu Ihrer Auftragsbestätigung, Rechnung und Versandanzeige hinzugefügt.
Diese Nummer wird der Auftragsbestätigung, der Rechnung, dem Versandschein, der Webbestätigungs-E-Mail und dem Etikett hinzugefügt.
Produktspezifikationen
HerstellerMICRON
HerstellerteilenummerMT46H32M16LFBF-5 IT:C
Bestellnummer3530758
Technisches Datenblatt
DRAM-AusführungMobile LPDDR
Speicherdichte512Mbit
Speicherkonfiguration32M x 16 Bit
Taktfrequenz, max.200MHz
IC-Gehäuse / BauformVFBGA
Anzahl der Pins60Pin(s)
Versorgungsspannung, nom.1.8V
IC-MontageOberflächenmontage
Betriebstemperatur, min.-40°C
Betriebstemperatur, max.85°C
Produktpalette-
SVHCNo SVHC (17-Dec-2015)
Produktbeschreibung
MT46H32M16LFBF-5 IT:C is a mobile LPDDR SDRAM. The 512Mb mobile low-power DDR SDRAM is a high-speed CMOS, dynamic random-access memory containing 536,870,912 bits. It is internally configured as a quad-bank DRAM. Each of the x16’s 134,217,728-bit banks are organized as 8192 rows by 1024 columns by 16 bits. Each of the x32’s 134,217,728-bit banks are organized as 8192 rows by 512 columns by 32 bits.
- 1.8/1.8V operating voltage, differential clock inputs (CK and CK#)
- Bidirectional data strobe per byte of data (DQS)
- Internal, pipelined double data rate (DDR) architecture; two data accesses per clock cycle
- Commands entered on each positive CK edge, clock stop capability
- DQS edge-aligned with data for READs; centre aligned with data for WRITEs
- 4 internal banks for concurrent operation, data masks (DM) for masking write data; one mask per byte
- Programmable burst lengths (BL): 2, 4, 8, or 16, concurrent auto precharge option is supported
- Auto refresh and self refresh modes, 1.8V LVCMOS-compatible inputs
- 200MHz clock rate, 5.0ns access time, 32 Meg x 16 configuration, JEDEC-standard addressing
- 60-ball (8mm x 9mm) VFBGA package, -40°C to +85°C industrial operating temperature range
Technische Spezifikationen
DRAM-Ausführung
Mobile LPDDR
Speicherkonfiguration
32M x 16 Bit
IC-Gehäuse / Bauform
VFBGA
Versorgungsspannung, nom.
1.8V
Betriebstemperatur, min.
-40°C
Produktpalette
-
Speicherdichte
512Mbit
Taktfrequenz, max.
200MHz
Anzahl der Pins
60Pin(s)
IC-Montage
Oberflächenmontage
Betriebstemperatur, max.
85°C
SVHC
No SVHC (17-Dec-2015)
Technische Dokumente (1)
Gesetzgebung und Umweltschutz
Herkunftsland:
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Singapore
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Singapore
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
Tarif-Nr.:85423231
US ECCN:EAR99
EU ECCN:NLR
RoHS-konform:Ja
RoHS
RoHS-Phthalate-konform:Ja
RoHS
SVHC:No SVHC (17-Dec-2015)
Produkt-Konformitätszertifikat herunterladen
Produkt-Konformitätszertifikat
Gewicht (kg):.00147