Seite drucken
Abbildung ggf. ähnlich. Alle Angaben ohne Gewähr. Ausschlaggebend sind die Produktinformationen des Herstellers.
HerstellerMICRON
HerstellerteilenummerMT47H128M16RT-25E AIT:C
Bestellnummer4050860
Technisches Datenblatt
466 auf Lager
Ihr Bedarf geht darüber hinaus?
EXPRESS-Lieferung in 1–2 Arbeitstagen
Bestellung vor 17:00
KOSTENLOSE Standardlieferung
für Bestellungen ab € 0,00
Genaue Lieferzeiten werden an der Kasse berechnet
| Menge | |
|---|---|
| 1+ | € 14,930 |
| 10+ | € 13,840 |
| 25+ | € 13,400 |
| 50+ | € 13,080 |
| 100+ | € 12,750 |
Preiseinheit:Stück
Minimum: 1
Mehrere: 1
€ 14,93 (ohne MwSt.)
Hinweis zur Position hinzufügen
Nur für diese Bestellung zu Ihrer Auftragsbestätigung, Rechnung und Versandanzeige hinzugefügt.
Produktspezifikationen
HerstellerMICRON
HerstellerteilenummerMT47H128M16RT-25E AIT:C
Bestellnummer4050860
Technisches Datenblatt
DRAM-AusführungDDR2
Speicherdichte2Gbit
Speicherkonfiguration128M x 16 Bit
Taktfrequenz, max.400MHz
IC-Gehäuse / BauformFBGA
Anzahl der Pins84Pin(s)
Versorgungsspannung, nom.1.8V
IC-MontageOberflächenmontage
Betriebstemperatur, min.-40°C
Betriebstemperatur, max.95°C
Produktpalette-
SVHCNo SVHC (17-Dec-2015)
Produktbeschreibung
MT47H128M16RT-25E AIT:C is an DDR2 SDRAM. It uses a double data rate architecture to achieve high-speed operation. The double data rate architecture is essentially for 4n-prefetch architecture, with an interface designed to transfer two data words per clock cycle at the I/O balls. A single read or write access for the DDR2 SDRAM effectively consists of a single 4n-bit-wide, one-clock-cycle data transfer at the internal DRAM core and four corresponding n-bitwide, one-half-clock-cycle data transfers at the I/O balls.
- Operating voltage range is 1.0V to 2.3V (VSS)
- 128Meg x 16 configuration, AEC-Q100- qualified
- Packaging style is 84-ball 9mm x 12.5mm FBGA
- Timing (cycle time) is 2.5ns at CL = 5 (DDR2-800)
- Posted CAS additive latency (AL)
- Data rate is 800MT/s, differential data strobe (DQS, DQS#) option
- DLL to align DQ and DQS transitions with CK, duplicate output strobe (RDQS) option for x8
- Programmable CAS latency (CL)
- On-die termination (ODT), supports JEDEC clock jitter specification
- JEDEC-standard 1.8V I/O (SSTL_18-compatible), 8D response time
Technische Spezifikationen
DRAM-Ausführung
DDR2
Speicherkonfiguration
128M x 16 Bit
IC-Gehäuse / Bauform
FBGA
Versorgungsspannung, nom.
1.8V
Betriebstemperatur, min.
-40°C
Produktpalette
-
Speicherdichte
2Gbit
Taktfrequenz, max.
400MHz
Anzahl der Pins
84Pin(s)
IC-Montage
Oberflächenmontage
Betriebstemperatur, max.
95°C
SVHC
No SVHC (17-Dec-2015)
Technische Dokumente (1)
Gesetzgebung und Umweltschutz
Herkunftsland:
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Taiwan
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Taiwan
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
Tarif-Nr.:85423239
US ECCN:EAR99
EU ECCN:NLR
RoHS-konform:Ja
RoHS
RoHS-Phthalate-konform:Ja
RoHS
SVHC:No SVHC (17-Dec-2015)
Produkt-Konformitätszertifikat herunterladen
Produkt-Konformitätszertifikat
Gewicht (kg):.000001
Produktnachverfolgung