2 000 Sie können sich jetzt einen Nachschub sichern
| Menge | |
|---|---|
| 5+ | € 0,730 |
| 50+ | € 0,470 |
| 100+ | € 0,411 |
| 500+ | € 0,362 |
| 1000+ | € 0,310 |
Produktspezifikationen
Produktbeschreibung
74HC273D ist ein achtfacher, positiv flankengetriggerter D-Flipflop mit Takt- und Master Reset (MR\)-Eingängen. Die Ausgänge Qn nehmen den Zustand ihrer zugehörigen Dn-Eingänge an, die bei LOW-zu-HIGH-Taktübergang die Anforderungen hinsichtlich Setup- und Hold-Zeit erfüllen. Ein LOW-Zustand an MR\ zwingt die Ausgänge in den LOW-Zustand, unabhängig von Takt- und Dateneingängen. Die Eingänge verfügen über Begrenzungsdioden. Damit können Strombegrenzungswiderstände verwendet werden, um Eingänge mit Spannungen über VCC zu verbinden.
- Gemeinsame Takt- und Master Reset-Eingänge
- CMOS-Eingangspegel
- Entspricht dem JEDEC-Standard Nr. 7A
Anwendungen
Industrie, Unterhaltungselektronik, Computer & Computerperipheriegeräte
Warnungen und Hinweise
Aufgrund der Marktnachfrage nach diesem Produkt kommt es zu längeren Lieferzeiten. Liefertermine weichen möglicherweise ab
Technische Spezifikationen
74HC273
13ns
5.2mA
SOIC
Positive Taktflanke
2V
74HC
-40°C
-
MSL 1 - unbegrenzt
D
122MHz
SOIC
20Pin(s)
Nicht invertiert
6V
74273
125°C
-
No SVHC (25-Jun-2025)
Technische Dokumente (3)
Alternativen für 74HC273D,653
3 Produkte gefunden
Gesetzgebung und Umweltschutz
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.Herkunftsland:Netherlands
Land, in dem der letzte Fertigungsprozeß ausgeführt wurde.
RoHS
RoHS
Produkt-Konformitätszertifikat